明德扬论坛

 找回密码
 立即注册

QQ登录

只需一步,快速开始

微信扫一扫,快捷登录!

查看: 5640|回复: 0

Altera (Stratix V GX FPGA 开发板)

[复制链接]
发表于 2021-6-5 10:59:25 | 显示全部楼层 |阅读模式

马上注册,看完整文章,学更多FPGA知识。

您需要 登录 才可以下载或查看,没有帐号?立即注册

x
                                                                          Stratix V GX FPGA 开发板
                                                                  111.jpg
                                                                            1.Stratix V GX FPGA 开发板
                                                                                                                      222.jpg
                                                                                                                                                          2.Stratix V GX FPGA 开发板框图
                                                      
      介绍:Stratix V GX FPGA 开发套件提供了一个完整的设计环境,其中包括您立即开始开发 FPGA 设计所需的所有硬件和软件。

               您可以使用此开发套件执行以下操作:         

  •       使用符合 PCIe 短卡外形规格的开发板以高达 Gen3 的数据速率开发和测试 PCI Express ® (PCIe ® ) 设计
  •       为 DDR3QDR II+ RLDRAM II 存储器开发和测试存储器子系统
  •       使用高速夹层卡 (HSMC) 连接器连接到合作伙伴提供的超过 35 种不同 HSMC 之一,支持协议,例如 Serial     RapidIO ®10 Gbps 以太网、SONETCPRIOBSAI
               
                开发板套件内容:
                    Stratix V GX FPGA特色设备:
                      Stratix V GX FPGA5SGXEA7K2F40C2N


                          配置、状态和设置元素:      




      •         JTAG
      •         板载 USB-Blaster TM II 电缆
      •         通过 MAX ® V 器件和闪存实现快速无源并行 (FPP) 配置
      •         一个重置配置按钮
      •         一个 CPU 复位按钮
      •         两个配置按钮


          时钟:        




      •        50 MHz125 MHz100 MHz 148.5 MHz 可编程振荡器
      •        SMA 输入 (LVPECL)


                      一般用户输入和输出:     




      •        10/100/1000Mbps 以太网 PHY (SGMII),带 RJ-45(铜)连接器
      •        16x2 字符 LCD
      •        一个 8 位双列直插 (DIP) 开关
      •        十六个用户 LED
      •        三个用户按钮


        存储设备:     




      •       DDR3 SDRAM1,152 MBx72 位宽)
      •       QDR II+ SRAM4.5 MB2 Mb x18 位宽)
        •    占用空间与 QDR II 4 Mb x18 位宽兼容
      •       RLDRAM II(具有 18 位数据总线的 72 MB CIO RLDRAM II


        组件和接口:   




      •      PCIe x8 边缘连接器
      •      两个 HSMC 连接器
      •      SMB 用于串行数字接口 (SDI) 输入和输出
      •      QSFP光笼
      •      10/100/1000Mbps 以太网 PHY (SGMII),带 RJ-45(铜)连接器


       力量:     




      •      笔记本电脑直流输入
      •      PCIe 边缘连接器
      •      Nios ® II 处理器网络服务器和远程系统更新
     




    •      环回和调试 HSMC
    •      电源适配器和电缆
                    Stratix V GX FPGA 开发套件软件内容
        购买点击此链接

                     


MP801开发板 网络培训班 就业培训班 FPGA学习资料
吴老师18022857217
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

QQ|手机版|小黑屋|MDYBBS ( 粤ICP备16061416号 )

GMT+8, 2024-11-26 01:00 , Processed in 0.066611 second(s), 25 queries .

Powered by Discuz! X3.4

本论坛由广州健飞通信有限公司所有

© 2001-2019 Comsenz Inc.

快速回复 返回顶部 返回列表