明德扬论坛

 找回密码
 立即注册

QQ登录

只需一步,快速开始

微信扫一扫,快捷登录!

查看: 127463|回复: 0

在signaltap里,怎么把综合优化掉的信号捕捉出来

[复制链接]

60

主题

102

帖子

361

积分

管理员

Rank: 9Rank: 9Rank: 9

积分
361
发表于 2019-12-10 11:30:05 | 显示全部楼层 |阅读模式

马上注册,看完整文章,学更多FPGA知识。

您需要 登录 才可以下载或查看,没有帐号?立即注册

x
首先我们要区分以下几种情况:
1.该信号如果是组合逻辑信号,一般是看不了的。这也是signaltap不好的一点,所以我们一般通过抓取该信号上下游的信号来确定这个组合逻辑信号结果。
2.该信号如果是时序逻辑信号,一般是可以看的。
3.如果时序逻辑信号被优化了,那么我们就应该关注于为什么它会被优化,而不是关注怎么去看这个信号。
4. 首先要看看该信号对设计有没有用。有用的话,那就是不应该被优化掉的,所以我们要检查一下该信号为什么会被工具认为没有用。需要注意推理,b使用了a作为条件,b信号没用会导致a信号也没用,所以会a和b一起优化掉。
5. 如果分心该时序信号没用的话,那就是冗余信号,那就要删掉。     
6.如果你实在想要看的话,可以直接将信号定义为输出信号。

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

QQ|手机版|小黑屋|MDYBBS ( 粤ICP备16061416号 )

GMT+8, 2024-11-23 04:12 , Processed in 0.045972 second(s), 19 queries .

Powered by Discuz! X3.4

本论坛由广州健飞通信有限公司所有

© 2001-2019 Comsenz Inc.

快速回复 返回顶部 返回列表